Orcad/Pspice电路设计:[4]CS放大器
1、设置静态电压。∵摆幅为0.3V卯掏跨几~2.7V∴静态输出电压应为(0.3V+2.7V)/2=1.5V又∵设PMOS和NMOS饱和时的Von=0.2V∴Vb=Vcc-烫喇霰嘴(Von+|Vthp|)=3V-(0.2V+0.67V)=2.13V Vin=Von+Vthn=0.2V+0.4547V=0.6547V
![Orcad/Pspice电路设计:[4]CS放大器](https://exp-picture.cdn.bcebos.com/732a12e265e7340facff0c9735b9763e20c2b4df.jpg)
3、直流仿真。进行DC sweep 直流仿真,设置好仿真的参数。在NMOS的三端电压固定的情况下,扫描NMOS的宽长比,使NMOS的漏电流Id=100uA。
![Orcad/Pspice电路设计:[4]CS放大器](https://exp-picture.cdn.bcebos.com/bbf95c406afec31411428d5acac1b727ad539cdf.jpg)
4、扫描结果如图,找到Id=100uA的点,此时的w=69.756u
![Orcad/Pspice电路设计:[4]CS放大器](https://exp-picture.cdn.bcebos.com/274e9635dd8a59debd8090b5b370d5413b8c84df.jpg)
6、进行静态仿真。进行biaspoint 仿真检验,这一步很重要。当所有的偏置电压和MOSFET的宽长比都设置好的时候,要去掉我们自己强加的静态输出电压,进行静态仿真,以确定我们现在的静态值是否满足了我们应有的值。
![Orcad/Pspice电路设计:[4]CS放大器](https://exp-picture.cdn.bcebos.com/2947750192dd3340bb7b8933881c99c0aefcf1df.jpg)